来源:
《信息技术与标准化》2008年第1期
作者:朱玲 邵世祥
袁开智
袁开智
JPEG解码算法在多核架构上的实现
JPEG Compression and Decompression Algorithm for Multi-
processor Architecture
摘要 介绍了JPEG算法的原理,设计出合理的流程将JPEG算法并行化,在多核处理器架构上并行处理,并通过内存读取等方面的优化,极大地提高了JPEG解码算法的解码速度。实测表明,在三核集成的多核处理器上,JPEG图像的平均解码周期为单核处理器上的36%左右。
关键词 多核处理器 共享内存 多核并行度
Abstract: This paper gives a general introduce of the standard, then makes a design of
reasonable algorithm for multi-processor architecture and give some useful method for
system optimization to increase the speed of decoding.The data of actual measurement
indicated that decoding time on three-core processors is about 36% of that on single
core processor.
Keywords: multi-processor; share memory; MP
本期目录
- 全国信息产业工作会议在北京召开
- 《电子信息产品污染控制重点管理...
- 业内信息
- 新标准IEC 623...
- MPEG-4编解码器技术研究 ...
- SJ/Z 11359...
-
信息系统工程监理探讨
- JPEG解码算法在多核架构上的...
- 软件测试中常见问题与解决办法 ...
- 数据元素的标准化方法(1)—概...
- 企业如何从参与国际标准的制定中...
- 标准化在我国经济建设中的重要作...
- MPEG LA&nb...
- 现代标准化前沿—“模块化”研究...
- 软件测试在高速公路信息工程建设...
- 汽车控制器局域网技术规范及应用...
- IEC TC47半导...
- 可用带宽测量技术及工具的研究 ...
-
软件单元测试
Sof... - 半导体集成电路检验中结构相似性...